# シリコン多重ドット構造における単電子伝導の シミュレーション解析と光照射効果への適用

池田浩也, ラトノ ヌルヤディ, 石川靖彦, 田部道晴 (2003 年 11 月 17 日 受理)

# Circuit Modeling of Photoinduced Effects on Single-Charge Tunneling in a Silicon Multidot Structure

Hiroya IKEDA, Ratno NURYADI, Yasuhiko ISHIKAWA and Michiharu TABE

(Received Nov. 17, 2003)

#### Abstract

We have investigated the illumination effects on Coulomb blockade (CB) characteristics of Si two-dimensional multi-dot field-effect transistors. Some of the transistors exhibit remarkable changes in their CB characteristics for single-hole tunneling by the illumination, i.e., the generation of a new Coulomb oscillation peak and/or the gate-voltage shift. The photoinduced phenomena can be commonly explained by a model that the light illumination supplies an additional electron to a dot adjacent to the CB current percolation path. Monte Carlo simulation for an equivalent circuit based on the above model can reproduce the experimental characteristics.

#### 1. はじめに

二次元的に敷き詰められた多重ドット構造は、レー ザーはもちろん, 高密度メモリ<sup>1)</sup>や光センサ<sup>2)</sup>といっ た光デバイスへの応用が期待されている、このような 観点から二次元多重量子ドットと光の相互作用に関す る研究はいくつか報告されているが、それらは InAs<sup>3-6)</sup> や InGaAs<sup>7)</sup>のような化合物半導体の量子ドット層を浮 遊ゲートとして用いた電界効果トランジスタに対する 研究が中心であった、これらのトランジスタでは、光 照射により励起されたキャリアが量子ドット中に捕獲 され、その結果、二次元電子ガスのコンダクタンスが 変化することが示されている. 一方, シリコンドット に与える光照射効果に関する報告は1件しかなく,そ れも両電極間に単一シリコンドットを配した、いわゆ る単電子トランジスタに関する研究である<sup>8)</sup>. その報 告によれば、単電子トンネル伝導を特徴づける電流の クーロンブロッケード振動が、光照射により変調され る. すなわち、トランジスタに光を照射すると、光励 起により過剰な正孔がドット中に生成され、結果とし てしきい値以下の電圧領域にも電流ピークが観察され る.

本研究では、二次元的に敷き詰めたシリコン多重ド ット構造をチャネルとして持つ電界効果トランジスタ を作製し、その電気的特性に与える光照射効果を調べ た.その結果,単正孔トンネル伝導を表すクーロンブ ロッケード振動が観測され,光照射によりその電流ピ ークが新たに生成したり電圧シフトを起こすことを明 らかにした.さらにこれらの現象が,正孔の伝導経路 近傍のシリコンドットにおける電子捕獲に起因するこ とを,モンテカルロシミュレーションにより示した.

#### 2. 実験方法

本研究にて作製したシリコン多重量子ドットチャ ネルトランジスタの模式図を, Fig.1(a)に示す.図に 示すように、このトランジスタは SOI(silicon-oninsulator) 基板上に形成されている<sup>9,10)</sup>. チャネル長 及びチャネル幅は、それぞれ約 0.8μm および 0.2μm である.チャネル部に形成されているシリコンドット は薄いシリコン層を介して互いにつながっており、そ のドット連結部は量子サイズ効果によりキャリアに対 するトンネル障壁として働く.二次元多重ドットの形 成は、ナノスケールの SiN 核の自然形成とそれをマス クとした選択酸化プロセス(nano-LOCOS)により行った<sup>11)</sup>. 試料作製の詳細については, 文献9および10を参照 されたい.シリコンドットの高さと水平方向の直径は, 原子間力顕微鏡により、それぞれ約 4nm および 20nm であることを確認した(Fig.1(b)).また、ドット間連 結部のシリコン膜厚は、5nmである.



Fig. 1 (a) Schematic view of our 2D Si multi-dot-channel FET and (b) AFM image of the Si channel surface.

n<sup>+</sup>型シリコン基板は、バックゲート電極として利用 する.また、チャネル部への光照射を行うため、トッ プゲート電極は配していない.ソースおよびドレイン 部におけるアルミ電極とチャネルとの接合はショット キー接合を成しているが、本研究に用いた測定温度で ある15Kにおいても、トンネル電流によりキャリアが チャネルに注入される.光照射効果の実験にはハロゲ ン光を用いており、そのスペクトル強度分布は 1μm 付近にピークを持っている.

#### 3. 結果および考察

#### 3.1. 単正孔トンネルに与える光照射効果

多重ドットトランジスタの単正孔トンネル伝導に 対して、いくつかの試料において光照射効果が観測さ れた<sup>12)</sup>. もっとも重要な例を Fig.2 に示す.これらの グラフは、ドレイン電圧を  $V_{ds}$ =15mV で一定としたとき の、ドレイン電流( $I_{ds}$ )—バックゲート電圧( $V_{bs}$ )特性で ある. Fig.2(a)には光照射の有無に対する電流特性が 示されている.矢印で示したように、どちらの  $I_{ds}$ - $V_{bs}$ 特性においてもその特性に複数の電流ピークが存在す る.これらのピークは、単正孔トンネルのクーロンブ ロッケード現象に起因したものである.この図を見る と、それらのピークが光照射により、より小さい| $V_{bs}$ | にシフトすることがわかる.

一方 Fig. 2(b)は、別の試料に対して光照射を行った 結果である.この測定では連続して6回の走査を行っ



Fig. 2 Drain-current  $(I_{ds})$  characteristics for hole tunneling at 15K, as a function of backgate voltage (drain voltage,  $V_{ds}$ =15 mV). The  $I_{ds}$ - $V_{bg}$  curves are successively obtained from the first sweep of the gate voltage to the sixth sweep, and the 2nd and the 6th sweeps are performed in the illuminated condition during the whole sweeping period.

ており、2回目と6回目の走査中のみ光照射を行って いる.1回目と2回目の特性を比べると、光照射によ り新しい電流ピーク(P3)が現れるが、その一方で他の ピーク(P1 および P2)はほとんど影響を受けないこと がわかる.その光照射で生成されたピークは、光源を 取り去った後の3回目の I<sub>ds</sub>-V<sub>bs</sub>特性においては観測 されるが、4回目の測定では突然消滅する.しかしな がら、6回目の測定結果からもわかるように、もう一 度光照射を行うことによりそのピークは再び現れる. 3.2.二次元多重ドットチャネルトランジスタの

#### 等価回路モデル

3.1 節で示したような光照射に伴う電流ピークの振 る舞いを理解するために、二次元多重ドットチャネル



Fig. 3 (a) Schematic diagram of single hole percolation path in the 2D multi-dot channel and (b) its simplified equivalent circuit.

トランジスタに対応する等価回路を構築し,モンテカ ルロ法により電気伝導特性のシミュレーションを行った.

まず,光を照射しない場合のキャリア伝導を考える. これまでの我々の実験結果から,二次元多重ドット構造におけるキャリアの輸送は,ソースードレイン間を飛び石のように渡り歩く経路(パーコレーション経路) の中で最も低抵抗の経路において優先的に起こると考えられる(Fig.3(a))<sup>9,10)</sup>.さらに電流は,その経路の 中で最も抵抗の高いトンネル接合部により律速される. したがって,正孔のパーコレーション経路は,一連の ドット,すなわちいくつかのトンネル接合の直列回路 で表すことができる.

今回のシミュレーションにおいて,我々は光照射効 果を,パーコレーション経路近傍のドットにおける付 加電荷の生成として取り入れた.この仮定は,次のよ うな理由に基づいている.まず,光照射によりドット 中に付加電荷が生成されることが,多数報告されてい るという事実である<sup>4,6-8)</sup>.次に,二次元多重ドット系 においてパーコレーション経路に寄与するドットの数 が圧倒的に少ないため,光励起された電荷は,パーコ レーション経路中のドットよりも周囲のドットに捕獲 される可能性が高いと考えられることである.

以上の考察から、付加電荷の効果を確認するための 試験的な回路として、Fig.3(b)に示すような簡単な等 価回路を提案する.主要部を成す正孔伝導経路は、直 列に置かれた三つのトンネル接合で表した.すなわち、



Fig. 4 (a) Calculated  $I_{ds}$  contour plot as a function of  $V_{bg}$  and  $n_h$  at 0K ( $C_1=C_2=C_3=50$  aF,  $R_1=R_2=R_3=1$  M $\Omega$ ,  $C_{g1}=0.05$  aF,  $C_{g2}=0.08$  aF,  $C_{d1}=1$  aF,  $C_{d2}=9$  aF and  $V_{ds}=1$  mV), where bright regions correspond to large tunneling currents, and (b) and (c) the numbers of holes in Dots 1 and 2, respectively.

二重量子ドットを表している(ドット1およびドット 2).  $C_{g1}$ および  $C_{g2}$ は, バックゲート(埋め込み酸化膜) 容量である.二つの直列容量( $C_{d1}$ および  $C_{d2}$ )は隣接ド ット(ドット3)を表しており,ドット2と接続して いる.また,ドット3は $n_b$ 個の付加正孔を含んでいる とした.

この回路の単正孔トンネル特性を,モンテカルロシ ミュレーション<sup>13)</sup>により 絶対零度の条件にて計算し た.計算手法の詳細については,我々の論文を参照さ れたい<sup>2,14,15)</sup>.

## 3.3. 単正孔トンネル特性シミュレーション

Fig. 4(a) は、回路パラメータを  $C_1 = C_2 = C_3 = 50 \text{ aF}$ ,  $R_1 = R_2 = R_3 = 1M\Omega$ ,  $C_{g1} = 0.05 \text{ aF}$ ,  $C_{g2} = 0.08 \text{ aF}$ ,  $C_{d1} = 1 \text{ aF}$ ,  $C_{d2} = 9 \text{ aF}$ , および  $V_{ds} = 1 \text{ mV}$  と置いたときの、 $V_{bg}$ および  $n_b$ に対する  $I_{ds}$ をコントラストで表した図である.この図では、ト ンネル電流の高い領域が明るく示されている.ここで、 縦軸の正孔数  $n_b$ が非整数値の場合についても物理的



Fig. 5  $I_{ds}$ - $V_{bg}$  properties picked out from the contour plot for  $n_h=1$  and 2 (indicated by broken lines in Fig. 4(a)).

意味があることに注意すべきである.なぜならば、こ の等価回路は二次元多重ドットトランジスタを表した ものであり、等価回路中のこの1個の隣接ドットが周 辺ドットの有する電荷の効果全てを代表していると考 えれば、実効的な電荷量は連続的に変化し得るからで ある. さて, この図から, 一対の電流ピークが Vbg お よび n<sub>h</sub>の両方に対して周期的に現れることがわかる. これらの電流ピークの起源を明らかにするために、シ ミュレーション終了時にそれぞれのドットが有する正 孔の数を、 $V_{bg}$ および  $n_b$ に対してプロットした. Fig. 4(b)および 4(c)は, それぞれドット1およびドッ ト2に存在する正孔数をコントラストで表しており、 図中の数字が正孔数である.このように正孔数がその 値に応じて領域分けされるのは、 クーロンブロッケー ド現象によりエネルギー的に安定なドット内正孔数が 存在するためである.

これらの図を比較するとわかるように, Fig.4(a)に おけるゼロ電流領域は, ドット1およびドット2内の 正孔数が固定された(安定した)領域に対応している. 換言すれば, 両方のドットの正孔数が変化する境界が 一致したときにのみ, トンネル電流が流れる. このよ うな周期的電流は, 二重ゲートを持つ点接触トランジ スタに対する単電子輸送のシミュレーションにおいて も現れる<sup>16)</sup>.ただし, この場合には, 二つのサイドゲ ート電圧に対して電流ピークが周期性を持つことにな る.従って,本研究の等価回路では, 隣接ドット内の 正孔が付加的なゲート電圧として働くことを意味して いる.

Fig.5 は、 $n_h$ =1 および 2 に対する  $I_{ds}$ - $V_{bs}$ 特性を、 Fig.4(a)中の破線部について抜き出して示したもの である.このグラフは、隣接ドット内の正孔数が $n_h$ =2 から1に減少することにより、矢印で示した電流ピー



Fig. 6 Schematic band diagram for a hole-annihilation process during the light illumination.

クが新たに生成されることを示している.従って, Fig.2(b)で述べた光照射によるピークの生成は,隣接 ドットにおける電子の捕獲(つまり正孔の消滅)によ るものと考えられる.さらに,光照射を止めた後のピ ークの消失は,その隣接ドットに再び正孔が捕獲され るために起こるものと推察される.

一方, Fig. 2(a)に示した光照射によるピークのシフ トも, Fig. 3(b)で示した等価回路により説明できる. すなわち, Fig. 4(a)の電流ピークは, *n*<sub>b</sub>の減少に伴い わずかに | *V*<sub>bg</sub> | が小さくなっている.ドットの形状及び 連結部の形状は様々なため,ゲート容量等の回路パラ メータはトランジスタごとにばらついており, *n*<sub>b</sub>の減 少に伴う | *V*<sub>bg</sub> | の変化がより顕著に現れるデバイスも 存在する.従って,別の試料では大きな電流ピークシ フトが観察されることは十分に起こり得る.

### 3.4. 光照射による正孔消滅過程

以上の結果から,光照射によりドット内の正孔数が 減少し,その結果電流ピークの生成やシフトが生ずる ことが明らかとなった.ここでは,その光照射に伴う 一連の過程について考察を行う.Fig.6 は,光照射に よる正孔消滅過程を表すバンド図である.最初に,本 研究で用いたトランジスタでは,多重ドットチャネル 部における光吸収はほとんど考えなくてよいと仮定し た.これは,チャネル層厚さがせいぜい10nmであり, シリコン基板に比べて非常に薄いためである.すなわ ち,光吸収過程は主としてシリコン基板中で起こると 考えられる.光照射により励起された基板中の電子は, 埋め込み酸化膜を介してシリコンドットチャネル層に 注入される. 注入された電子は, パーコレーション経路に隣接したドット内に存在する正孔と再結合を起こし, 結果的にドット内正孔数を減じるものと考えられる.

#### 4. まとめ

我々は、二次元多重ドットチャネル構造を有する電 界効果トランジスタを作製し、その電気的特性につい て光照射効果を中心に研究を行った.単正孔トンネル 特性に対する光照射効果を測定した結果、光照射によ り新しい電流ピークの生成やピーク位置のシフトが観 察された.これらの現象は,電流経路近傍のシリコン ドット内正孔数の減少により説明されることが、等価 回路を用いたシミュレーションにより示された. 光励 起された電子が基板からドットに注入され、正孔と再 結合することにより正孔数が減ずるものと考えられる. 本来シミュレーションでは、実験結果と合わせ込む ことにより回路パラメータを決定することができる. しかしながら、本研究で扱っている多重ドット系は回 路パラメータが非常に多く、また実際のトランジスタ においてどのドットが有効に働くかが不明なため、全 てのパラメータを決定すること自体がほとんど意味を 成さない. 今回のシミュレーションについて言えば, 唯一バックゲート容量(C<sub>al</sub>, C<sub>a2</sub>)のみが, クーロンブ ロッケード振動の周期から見積もられた容量に近い値 に設定できたに過ぎない.現在我々は、ケルビンフォ

ース顕微鏡を用いて、トランジスタ動作中の二次元ド ット内電荷分布を局所的に調べる実験に着手している. この実験により電流経路および有効な隣接ドットが特 定されれば等価回路との一対一対応が可能となり、本 研究で示したようなシミュレーション解析は飛躍的に その重要度を増すことになるであろう.

#### 5. 謝辞

本研究を遂行するにあたり、トランジスタの作製等 技術的支援を頂いた水野武志技官に感謝いたします. 本研究の一部は、CREST、日本学術振興会科学研究費補 助金並びに高橋産業経済研究財団の助成によりなされ たものである.

#### 参考文献

- 1) S. Muto, Jpn. J. Appl. Phys. 34, pp. L210-L212, 1995.
- M. Tabe, Y. Terao, R. Nuryadi, Y. Ishikawa, N. Asahi, Y. Amemiya, Jpn. J. Appl. Phys. 38, pp. 593-596, 1999.
- K. Imamura, Y. Sugiyama, Y. Nakata, S. Muto, N. Yokoyama, Jpn. J. Appl. Phys. 34, pp. L1445-L1447, 1995.
- 4) G. Yusa, H. Sakaki, Appl. Phys. Lett. 70, pp. 345-347, 1997.
- 5) J. J. Finley, M. Skalitz, M. Arzberger, A. Zrenner, G. Böhm, G. Abstreiter, Appl. Phys. Lett. 73, pp. 2618-2620, 1998.
- A. J. Shields, M. P. O'Sullivan, I. Farrer, D. A. Ritchie, R. A. Hogg, M. L. Leadbeater, C. E. Norman, M. Pepper, Appl. Phys. Lett. 76, pp. 3673-3675, 2000.
- M. Krooutvar, Y. Ducommun, J. J. Finley, M. Bichler, G. Abstreiter, A. Zrenner, Appl. Phys. Lett. 83, pp. 443-445, 2003.
- A. Fujiwara, Y. Takahashi, K. Murase, Phys. Rev. Lett. 78, pp. 1532-1535, 1997.
- 9) R. Nuryadi, Y. Ishikawa, H. Ikeda, M. Tabe, Abstr. of 2003 Silicon Nanoelectronics Workshop, pp. 100-101, Kyoto, Japan, Jun., 2003.
- 10) R. Nuryadi, H. Ikeda, Y. Ishikawa, M. Tabe, Ambipolar Coulomb blockade characteristics in a two-dimensional Si multi-dot device, IEEE Trans. Nanotechnol., 2, pp. 231-235, 2003.
- 11) M. Tabe, M. Kumezawa, Y. Ishikawa, T. Mizuno, Appl. Surf. Sci. 175/176, pp. 613-618, 2001.
- 12) R. Nuryadi, H. Ikeda, Y. Ishikawa, M. Tabe, Extended Abstract of the 2003 Int. Conf. on Solid State Devices and Materials, pp. 326-237, Tokyo, Japan, Sep., 2003.
- 13) M. Kirihara, N. Kuwamura, K. Taniguchi, C. Hamaguchi, Extended Abstract of the 1994 Int. Conf. on Solid State Devices and Materials, pp. 328-330, Yokohama, Japan, Aug., 1994.
- 14) M. Tabe, N. Asahi, Y. Amemiya, Y. Terao, Jpn. J. Appl. Phys. 36, pp. 4176-4180, 1997.
- 15) M. Tabe, Y. Terao, N. Asahi, Y. Amemiya, IEICE Trans. Electron. E81-C, pp. 36-41, 1998.
- 16) M. Khalafalla, H. Mizuta, Z. A. K. Durrani, Abstr. of 2003 Silicon Nanoelectronics Workshop, 2003, pp. 96-97, Kyoto, Japan, Jun., 2003.