WEKO3
アイテム
{"_buckets": {"deposit": "dc873710-db89-434d-b9c3-dcc5a1adc2fa"}, "_deposit": {"created_by": 3, "id": "4825", "owners": [3], "pid": {"revision_id": 0, "type": "depid", "value": "4825"}, "status": "published"}, "_oai": {"id": "oai:shizuoka.repo.nii.ac.jp:00004825", "sets": ["222"]}, "author_link": ["941", "4852", "4851"], "item_26_alternative_title_1": {"attribute_name": "その他のタイトル", "attribute_value_mlt": [{"subitem_alternative_title": "Top-Down Design of Analog/Digital Mixed Circuits and AHDL-Oriented Circuit Simulator"}]}, "item_26_biblio_info_5": {"attribute_name": "書誌情報", "attribute_value_mlt": [{"bibliographicIssueDates": {"bibliographicIssueDate": "1995-09-22", "bibliographicIssueDateType": "Issued"}, "bibliographicIssueNumber": "244", "bibliographicPageEnd": "28", "bibliographicPageStart": "23", "bibliographicVolumeNumber": "95", "bibliographic_titles": [{"bibliographic_title": "電子情報通信学会技術研究報告. CAS, 回路とシステム"}]}]}, "item_26_description_2": {"attribute_name": "資源タイプ", "attribute_value_mlt": [{"subitem_description": "Journal Article", "subitem_description_type": "Other"}]}, "item_26_description_30": {"attribute_name": "フォーマット", "attribute_value_mlt": [{"subitem_description": "application/pdf", "subitem_description_type": "Other"}]}, "item_26_description_9": {"attribute_name": "抄録", "attribute_value_mlt": [{"subitem_description": "アナログ回路やアナログ/デジタル混在回路のコンカレント設計のためにAHDL(Analog hardware description language)が必要とされてきている.さらに,大規模複合回路の解析の必要性からAHDL指向型回路シミュレータの開発が望まれている.アナログ/デジタル混在回路のトップダウン設計を実現するためのAHDL指向型回路シミュレータを混合モード回路シミュレータSPLITを改良して開発した.本シミュレータは各モジュールを同時に検証する(回路全体の解析を同時に行う)ことを可能とする.さらに,設計の上位レベルでモジュール間のカップリング効果を考慮した解析を実現し,効果的なトップダウン設計を支援する.", "subitem_description_type": "Abstract"}]}, "item_26_full_name_3": {"attribute_name": "提供者", "attribute_value_mlt": [{"nameIdentifiers": [{"nameIdentifier": "941", "nameIdentifierScheme": "WEKO"}, {"nameIdentifier": "20283335", "nameIdentifierScheme": "KAKEN - 研究者検索", "nameIdentifierURI": "https://nrid.nii.ac.jp/ja/nrid/1000020283335/"}, {"nameIdentifier": "941", "nameIdentifierScheme": "wekoID", "nameIdentifierURI": "https://shizuoka.repo.nii.ac.jp/?action=pages_view_main\u0026active_action=repository_view_main_item_snippet\u0026meta=\u0026wekoAuthorId=941\u0026count=20\u0026order=16\u0026pn=1\u0026page_id=13\u0026block_id=21"}, {"nameIdentifier": "a93f6127-1400-4fe6-8dfb-eb562b5f93a0", "nameIdentifierScheme": "著者リンク", "nameIdentifierURI": "http://uni.lib.shizuoka.ac.jp/Record/a93f6127-1400-4fe6-8dfb-eb562b5f93a0"}], "names": [{"name": "西垣, 正勝"}]}]}, "item_26_publisher_6": {"attribute_name": "出版者", "attribute_value_mlt": [{"subitem_publisher": "電子情報通信学会"}]}, "item_26_relation_22": {"attribute_name": "NII論文ID", "attribute_value_mlt": [{"subitem_relation_type": "isIdenticalTo", "subitem_relation_type_id": {"subitem_relation_type_id_text": "110003198171", "subitem_relation_type_select": "NAID"}}]}, "item_26_rights_7": {"attribute_name": "権利", "attribute_value_mlt": [{"subitem_rights": "copyright © 1995 IEICE"}]}, "item_26_source_id_19": {"attribute_name": "ISSN", "attribute_value_mlt": [{"subitem_source_identifier": "09135685", "subitem_source_identifier_type": "ISSN"}]}, "item_26_source_id_23": {"attribute_name": "NII書誌ID", "attribute_value_mlt": [{"subitem_source_identifier": "AN10013094", "subitem_source_identifier_type": "NCID"}]}, "item_26_subject_8": {"attribute_name": "NDC", "attribute_value_mlt": [{"subitem_subject": "549", "subitem_subject_scheme": "NDC"}]}, "item_26_version_type_32": {"attribute_name": "著者版フラグ", "attribute_value_mlt": [{"subitem_version_resource": "http://purl.org/coar/version/c_970fb48d4fbd8a85", "subitem_version_type": "VoR"}]}, "item_creator": {"attribute_name": "著者", "attribute_type": "creator", "attribute_value_mlt": [{"creatorNames": [{"creatorName": "藤森, 新五"}], "nameIdentifiers": [{"nameIdentifier": "4852", "nameIdentifierScheme": "WEKO"}]}, {"creatorNames": [{"creatorName": "西垣, 正勝"}], "nameIdentifiers": [{"nameIdentifier": "941", "nameIdentifierScheme": "WEKO"}, {"nameIdentifier": "20283335", "nameIdentifierScheme": "KAKEN - 研究者検索", "nameIdentifierURI": "https://nrid.nii.ac.jp/ja/nrid/1000020283335/"}, {"nameIdentifier": "941", "nameIdentifierScheme": "wekoID", "nameIdentifierURI": "https://shizuoka.repo.nii.ac.jp/?action=pages_view_main\u0026active_action=repository_view_main_item_snippet\u0026meta=\u0026wekoAuthorId=941\u0026count=20\u0026order=16\u0026pn=1\u0026page_id=13\u0026block_id=21"}, {"nameIdentifier": "a93f6127-1400-4fe6-8dfb-eb562b5f93a0", "nameIdentifierScheme": "著者リンク", "nameIdentifierURI": "http://uni.lib.shizuoka.ac.jp/Record/a93f6127-1400-4fe6-8dfb-eb562b5f93a0"}]}, {"creatorNames": [{"creatorName": "浅井, 秀樹"}], "nameIdentifiers": [{"nameIdentifier": "4851", "nameIdentifierScheme": "WEKO"}, {"nameIdentifier": "40175823", "nameIdentifierScheme": "KAKEN - 研究者検索", "nameIdentifierURI": "https://nrid.nii.ac.jp/ja/nrid/1000040175823/"}, {"nameIdentifier": "4851", "nameIdentifierScheme": "wekoID", "nameIdentifierURI": "https://shizuoka.repo.nii.ac.jp/?action=pages_view_main\u0026active_action=repository_view_main_item_snippet\u0026meta=\u0026wekoAuthorId=4851\u0026count=20\u0026order=16\u0026pn=1\u0026page_id=13\u0026block_id=21"}, {"nameIdentifier": "8629c6bd-1d30-4a25-b7a9-f6850a6dc4a5", "nameIdentifierScheme": "著者リンク", "nameIdentifierURI": "http://uni.lib.shizuoka.ac.jp/Record/8629c6bd-1d30-4a25-b7a9-f6850a6dc4a5"}]}]}, "item_files": {"attribute_name": "ファイル情報", "attribute_type": "file", "attribute_value_mlt": [{"accessrole": "open_date", "date": [{"dateType": "Available", "dateValue": "2017-12-14"}], "displaytype": "detail", "download_preview_message": "", "file_order": 0, "filename": "110127002.pdf", "filesize": [{"value": "655.3 kB"}], "format": "application/pdf", "future_date_message": "", "is_thumbnail": false, "licensetype": "license_free", "mimetype": "application/pdf", "size": 655300.0, "url": {"label": "110127002.pdf", "url": "https://shizuoka.repo.nii.ac.jp/record/4825/files/110127002.pdf"}, "version_id": "eb567f4c-97aa-496a-89a4-2dabfb407cd0"}]}, "item_language": {"attribute_name": "言語", "attribute_value_mlt": [{"subitem_language": "jpn"}]}, "item_resource_type": {"attribute_name": "資源タイプ", "attribute_value_mlt": [{"resourcetype": "journal article", "resourceuri": "http://purl.org/coar/resource_type/c_6501"}]}, "item_title": "アナログ/デジタル混在回路のトップダウン設計とAHDL指向型回路シミュレータ", "item_titles": {"attribute_name": "タイトル", "attribute_value_mlt": [{"subitem_title": "アナログ/デジタル混在回路のトップダウン設計とAHDL指向型回路シミュレータ"}]}, "item_type_id": "26", "owner": "3", "path": ["222"], "permalink_uri": "http://hdl.handle.net/10297/5463", "pubdate": {"attribute_name": "公開日", "attribute_value": "2011-01-27"}, "publish_date": "2011-01-27", "publish_status": "0", "recid": "4825", "relation": {}, "relation_version_is_last": true, "title": ["アナログ/デジタル混在回路のトップダウン設計とAHDL指向型回路シミュレータ"], "weko_shared_id": -1}
アナログ/デジタル混在回路のトップダウン設計とAHDL指向型回路シミュレータ
http://hdl.handle.net/10297/5463
http://hdl.handle.net/10297/54638f9ca9bc-8eba-4bd7-a76e-fbf52875ed3e
名前 / ファイル | ライセンス | アクション |
---|---|---|
110127002.pdf (655.3 kB)
|
|
Item type | 学術雑誌論文 / Journal Article_01(1) | |||||||||
---|---|---|---|---|---|---|---|---|---|---|
公開日 | 2011-01-27 | |||||||||
タイトル | ||||||||||
タイトル | アナログ/デジタル混在回路のトップダウン設計とAHDL指向型回路シミュレータ | |||||||||
言語 | ||||||||||
言語 | jpn | |||||||||
資源タイプ | ||||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||||
資源タイプ | journal article | |||||||||
タイトル(別言語) | ||||||||||
その他のタイトル | Top-Down Design of Analog/Digital Mixed Circuits and AHDL-Oriented Circuit Simulator | |||||||||
著者 |
藤森, 新五
× 藤森, 新五× 西垣, 正勝
WEKO
941
× 浅井, 秀樹
WEKO
4851
|
|||||||||
書誌情報 |
電子情報通信学会技術研究報告. CAS, 回路とシステム 巻 95, 号 244, p. 23-28, 発行日 1995-09-22 |
|||||||||
出版者 | ||||||||||
出版者 | 電子情報通信学会 | |||||||||
権利情報 | ||||||||||
権利情報 | copyright © 1995 IEICE | |||||||||
NDC | ||||||||||
主題Scheme | NDC | |||||||||
主題 | 549 | |||||||||
抄録 | ||||||||||
内容記述タイプ | Abstract | |||||||||
内容記述 | アナログ回路やアナログ/デジタル混在回路のコンカレント設計のためにAHDL(Analog hardware description language)が必要とされてきている.さらに,大規模複合回路の解析の必要性からAHDL指向型回路シミュレータの開発が望まれている.アナログ/デジタル混在回路のトップダウン設計を実現するためのAHDL指向型回路シミュレータを混合モード回路シミュレータSPLITを改良して開発した.本シミュレータは各モジュールを同時に検証する(回路全体の解析を同時に行う)ことを可能とする.さらに,設計の上位レベルでモジュール間のカップリング効果を考慮した解析を実現し,効果的なトップダウン設計を支援する. | |||||||||
ISSN | ||||||||||
収録物識別子タイプ | ISSN | |||||||||
収録物識別子 | 09135685 | |||||||||
NII論文ID | ||||||||||
関連タイプ | isIdenticalTo | |||||||||
識別子タイプ | NAID | |||||||||
関連識別子 | 110003198171 | |||||||||
NII書誌ID | ||||||||||
収録物識別子タイプ | NCID | |||||||||
収録物識別子 | AN10013094 | |||||||||
フォーマット | ||||||||||
内容記述タイプ | Other | |||||||||
内容記述 | application/pdf | |||||||||
著者版フラグ | ||||||||||
出版タイプ | VoR | |||||||||
出版タイプResource | http://purl.org/coar/version/c_970fb48d4fbd8a85 |