WEKO3
アイテム
アナログ/デジタル混在回路のトップダウン設計とAHDL指向型回路シミュレータ
http://hdl.handle.net/10297/5463
http://hdl.handle.net/10297/54638f9ca9bc-8eba-4bd7-a76e-fbf52875ed3e
名前 / ファイル | ライセンス | アクション |
---|---|---|
110127002.pdf (655.3 kB)
|
|
Item type | 学術雑誌論文 / Journal Article_01(1) | |||||||||
---|---|---|---|---|---|---|---|---|---|---|
公開日 | 2011-01-27 | |||||||||
タイトル | ||||||||||
タイトル | アナログ/デジタル混在回路のトップダウン設計とAHDL指向型回路シミュレータ | |||||||||
言語 | ||||||||||
言語 | jpn | |||||||||
資源タイプ | ||||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||||
資源タイプ | journal article | |||||||||
タイトル(別言語) | ||||||||||
その他のタイトル | Top-Down Design of Analog/Digital Mixed Circuits and AHDL-Oriented Circuit Simulator | |||||||||
著者 |
藤森, 新五
× 藤森, 新五× 西垣, 正勝
WEKO
941
× 浅井, 秀樹
WEKO
4851
|
|||||||||
書誌情報 |
電子情報通信学会技術研究報告. CAS, 回路とシステム 巻 95, 号 244, p. 23-28, 発行日 1995-09-22 |
|||||||||
出版者 | ||||||||||
出版者 | 電子情報通信学会 | |||||||||
権利情報 | ||||||||||
権利情報 | copyright © 1995 IEICE | |||||||||
NDC | ||||||||||
主題Scheme | NDC | |||||||||
主題 | 549 | |||||||||
抄録 | ||||||||||
内容記述タイプ | Abstract | |||||||||
内容記述 | アナログ回路やアナログ/デジタル混在回路のコンカレント設計のためにAHDL(Analog hardware description language)が必要とされてきている.さらに,大規模複合回路の解析の必要性からAHDL指向型回路シミュレータの開発が望まれている.アナログ/デジタル混在回路のトップダウン設計を実現するためのAHDL指向型回路シミュレータを混合モード回路シミュレータSPLITを改良して開発した.本シミュレータは各モジュールを同時に検証する(回路全体の解析を同時に行う)ことを可能とする.さらに,設計の上位レベルでモジュール間のカップリング効果を考慮した解析を実現し,効果的なトップダウン設計を支援する. | |||||||||
ISSN | ||||||||||
収録物識別子タイプ | ISSN | |||||||||
収録物識別子 | 09135685 | |||||||||
NII論文ID | ||||||||||
関連タイプ | isIdenticalTo | |||||||||
識別子タイプ | NAID | |||||||||
関連識別子 | 110003198171 | |||||||||
NII書誌ID | ||||||||||
収録物識別子タイプ | NCID | |||||||||
収録物識別子 | AN10013094 | |||||||||
フォーマット | ||||||||||
内容記述タイプ | Other | |||||||||
内容記述 | application/pdf | |||||||||
著者版フラグ | ||||||||||
出版タイプ | VoR | |||||||||
出版タイプResource | http://purl.org/coar/version/c_970fb48d4fbd8a85 |